SJ 50597.17-1994 半导体集成电路 JT54LS28、JT54LS37、JT54LS38、JT54LS40型LS-TTL缓冲器详细规范
ID: |
9E553708FC324B40AA0024EF33C8B395 |
文件大小(MB): |
0.79 |
页数: |
22 |
文件格式: |
|
日期: |
2024-7-27 |
购买: |
文本摘录(文本识别可能有误,但文件阅览显示及打印正常,pdf文件可进行文字搜索定位):
S J,中华人民共和国电子行业军用标准,FL 5962 SJ 50597/17-94,半导体集成电路,JT54LS28、JT54LS37、JT54LS38 ヽ,JT54LS40 型 LS-TTL 缓冲器,详细规范,Semiconductor integrated circuits,Detail specification for types,JT54LS28, JT54LS37, JT54LS38, JT54LS40 LS-TTL Buffers,1994-09-30 发布1994-12-0I 实施,中华人民共和国电子工业部 批准,中华人民共和国电子行业军用标准,半导体集成电路,JT54LS28JT54LS37.JT54LS38JT54LS40 型 n,SJ 50597/17-94,LS-TTL缓冲器详细规范,Semiconductor integrated circuits,Detail specification for types,JT54LS28, JT54LS37, JT54LS38, JT54LS40 LS-TTL Buffers,1范围,1.I 主题内容,本规范规定了半导体集成电路JT54LS28, JT54LS37, JT54LS38JT54LS40型L&TTL缓,冲器(以下简称器件)的详细要求,1.2 适用范围,本规范适用于器件的研制、生产和采购,1.3 分类,本规范给出的器件按器件型号、器件等级、封装形式分类,1.3.1 器件编号,器件编号应按GJB 597《微电路总规范》第3.6.2条的规定,1.3.1.1 器件型号,器件型号如下:,器件型号器件名称器件型号器件名称,JT54LS28 四2输入或非门JT54LS38 四2输入与非门(OC),JT54LS37 四2输入与非门JT54LS40 二4输入与非门,1.3.1.2 器件等级,器件等级应为GJB 597第3.4条所规定的B级和本规范规定的级,1.3.1.3 封装形式,封装形式按GB 7092《半导体集成电路外形尺寸》的规定,封装形式如下:,中华人民共和国电子工业部1994-09-30发布1994-12-01 实施,SJ 50597/17-94,类 型外形代号,C C2OP3(陶瓷无引线片式载体封装),D D16S3(陶瓷双列封装), F F16X2(陶蹙扁平封装),H H16X2(陶蹙熔封扁平對義),J JI6S3(陶瓷熔封双列封装),1.4 绝对最大额定值,绝对最大额定值如下:,注:D器件应能经受测试输出短路电流(I加)时所增加的功耗,项 目符 号,数值,单 位,最 小最 大,电源电压丫b -0.5 7.0 V,输入电压匕-L5 7,0 V,贮存温度仆- 65 150 V,功 耗りPd — 70 mW,引线焊接温度(IQs) 公— 300 じ,结 温葡T} 一175 匕,2)除按GJB 548(徴电子器件试验方法和程序》方法5004老化筛选条件外,不得超过最大结温,1.5 推荐工作条件,推荐工作条件如下:,项 目符 号,数值,单 位,最 小最 大,电源电压4.5 5.5 V,输入高电平电压V由2,0 一V,输入低电平电压Vtl. — 0.7 V,输出高电平电流fOH 一T.2 mA,输出低电平电流^OL — 12 mA,工作环境温度丁 A - 55 125 じ 丒,2引用文件,GB 3431.1 -82,GB 3431.2-86,GB 3439- 82,GB 4590 - 84,半导体集成电路文字符号电参数文字符号,半导体集成电路文字符号引出端功能符号,半导体集成电路TTL电路测试方法的基本原理,半导体集成电路机械和气候试验方法,GB4728.12-85电气图用图形符号 二进制逻辑单元,GB/T 7092 - 93 半导体集成电路外形尺寸,2,SJ 50597/17-94,GJB 548-88,GJB 597 - 88,GJB 1649 ~ 93,微电子器件试验方法和程序,微电路息规范,电子产品防静电放电控制大纲,3要求,3.1详细要求,各项要求应按GJB 597和本规范的规定,本规范规定的B1级器件仅在产品保证规定的筛选、鉴定和质量一致性检验的某些项目和,要求不同于B级器件,3.2设计、结构和外形尺寸,设计、结构和外形尺寸按GJB 579和本规范的规定,3.2.I 逻揖符号、逻辑图和引出端排列;,逻辑符号、逻辑图和引出端排列应符合图1的规定。逻辑符号、逻辑图符合GB 4728.12,的规定。引出端排列为俯视图,逻辑符号逻辑图(1/4),:巴,引出端排列,3型) (C型),gm,ロ,Q 山,图1-1 JT54LS28,3,SJ 50597/17—94,逻辑符号,(D型),逻辑图(1/4),丁臼¥,(Ca),3 匚 1 1",匚2 13 コ4 H,IV 匚;i 12,レ丒1匚イ ! T,匚!, t 0,ZY 匚 ヨ 9,小ン匚,, a,逻辑符号逻辑图U/4),引出端排列,图 !-3 JT54LS38,4,SJ 50597/17-94,逻辑符号逻辑图(1/2),引出端排列,(D型),匚,E,E,E,(CS),图1-4 JT54LS4O,图1逻辑符号、逻辑图和引出端排列,注;F、H、J型封装的引出端同D型封聽,3.2.2功能表,功能表如下:,a. JT54LS28 .,输 入输 出,A B Y,L L H,H L L,L H L,H H L,b. JT54LS37JT54LS38,输入输 出,A B Y,L L H,H L H,L H H,H H L,c. JT54LS40,输入输 出,A B C D ……
……